



## Circuitos Digitais II - 6882

## André Barbosa Verona Nardênio Almeida Martins

# Universidade Estadual de Maringá Departamento de Informática

Bacharelado em Ciência da Computação

# Aula de Hoje

- o Revisão da aula anterior
- o Noções de Linguagem de Descrição de Hardware



# Revisão

#### Roteiro

- o Programa da Disciplina
- o Bibliografia
- o Critérios de Avaliação
- o Previsão de Datas para Provas e Trabalho
- o Professores:
  - o Teoria: Prof. Nardênio Almeida Martins Bloco C56 Sala 219

Turmas 1 e 2

Prof. André Barbosa Verona Bloco C56 - Sala 228

Turmas 3 e 4

o Prática: Prof. Nardênio Almeida Martins Bloco C56 - Sala 219

Turmas 1 e 2

Prof. André Barbosa Verona Bloco C56 - Sala 228

Turmas 3 e 4

Horários dos professores: disponíveis na secretaria do DIN

o Introdução à disciplina



#### 1. Introdução à VHDL

- o Histórico
- Aspectos Gerais da Linguagem
- Linguagem de Descrição de Hardware versus Linguagens de Programação
- o Síntese e Simulação de Circuitos com VHDL

#### 2. Características de Projeto em VHDL

- o Principais Características de um Projeto em VHDL
- o Estrutura de um Projeto em VHDL
- Modelagem Comportamental
- Modelagem Estrutural



#### 3. Tipos de Dados

- Tipos Escalares
- Tipos Compostos
- Tipos Físicos
- o Tipos Definidos pelo Usuário
- Outros Tipos

#### 4. Classes de Objetos

- o Constantes
- o Variáveis
- o Sinais



#### 5. Operadores

- o Operadores de Atribuição
- Operadores Aritméticos
- o Operadores de Sinais
- o Operadores de Concatenação
- o Operadores de Deslocamento
- o Operadores Lógicos
- Operadores Relacionais
- Outros Operadores

#### 6. Processos



#### 7. Comandos Condicionais

- o Comando WHEN ELSE
- o Comando IF THEN ELSE
- o Comando CASE WHEN
- Outros Comandos

#### 8. Comandos de Repetição

- o Comando FOR LOOP
- o Comando WHILE LOOP
- Comandos NEXT e EXIT
- Outros Comandos



- 9. Atrasos
- 10. Subprogramação
  - o Subprogramas
  - o Funções
  - o Procedimentos
- 11. Pacotes
- 12. Projetos de Circuitos Combinacionais com VHDL
- 13. Projetos de Circuitos Sequenciais com VHDL
- 14. Testbenches



# Bibliografia

- PEDRONI, VOLNEI A. ELETRÔNICA DIGITAL MODERNA E VHOL: PRINCÍPIOS DIGITAIS, ELETRÔNICA DIGITAL, PROJETO DIGITAL, MICROELETRÔNICA E VHOL. ELSEVIER EDITORA, RIO DE JANEIRO, 2010, ISBN-13:9788535234657.
- OVAHID, FRANK. SISTEMAS DIGITAIS: PROJETO, OTIMIZAÇÃO E HDLS. ARTMED, PORTO ALEGRE, 2008, ISBN-13:9788577801909.



# Bibliografia

- OUYEMURA, JOHN PAUL. SISTEMAS DIGITAIS: UMA ABORDAGEM INTEGRADA. PIONEIRA THOMSON LEARNING, SÃO PAULO, 2002, ISBN 8522102686.
- o COSTA, CESAR da. PROJETOS DE CIRCUITOS DIGITAIS COM FPGA. 1º. EDIÇÃO, EDITORA ÉRICA, SÃO PAULO, 2009, ISBN-13:9788536502397.
- GONÇALVES JUNIOR, NELSON A.; MARTINI, JOÃO ANGELO. PRINCÍPIOS DE VHOL. EDUEM, MARINGÁ, 2009, ISBN-13:9788576282068.



# Bibliografia Recomendada

- AMORE, ROBERTO d'. VHDL: DESCRIÇÃO E SÍNTESE DE CIRCUITOS DIGITAIS. LTC, RIO DE JANEIRO, 2005, ISBN:8521614527.
- OCOSTA, CESAR DA; MESQUITA, LEONARDO; PINHEIRO, EDUARDO. ELEMENTOS DÈ LÓGICA PROGRAMÁVEL COM VHDL E DSP: TEORIA E PRÁTICA. EDITORA ÉRICA, SÃO PAULO, 2011, ISBN:8536503127.
- TOCCI, RONALD J.; WIDMER, NEAL S.; MOSS, GREGORY L. SISTEMAS DIGITAIS: PRINCÍPIOS E APLICAÇÕES. 10°. EDIÇÃO, PEARSON PRENTICE HALL, SÃO PAULO, 2007, ISBN-13:9788576050957.



# Critérios de Avaliação

#### 3 Avaliações:

#### Composta de:

- o Provas:
  - o 1ª. Avaliação Valor de 10,0 pontos
  - o 2ª. Avaliação Valor de 10,0 pontos
- o Trabalho:
  - o 1ª. Subavaliação Valor de 4,0 pontos Projetos Parte I
  - 2<sup>a</sup>. Subavaliação Valor de 4,0 pontos Projetos Parte II
  - Aulas Práticas Valor de 2,0 pontos
- Peso das avaliações: 1



## Previsão de Datas para as Avaliações

#### Previsão

- o Provas:
  - o 1ª. avaliação Conteúdo → Itens 01 a 11 → 29/04/2013
  - o 2ª. avaliação Conteúdo → Itens 12 a 14 → 03/06/2013
- Trabalho Data da Entrega:
  - o 1<sup>a</sup>. Subavaliação Projetos Parte I → 15/05/2013
  - 2<sup>a</sup>. Subavaliação Projetos Parte II → 03/06/2013

Avaliação Final: 17/06/2013



#### **Avisos**

#### <u>Aulas:</u>

- Aulas teóricas (2 h/a) e práticas (2 h/a):
  - Teoria: Segunda-feira
  - Prática: Quarta-feira turmas 01/02
  - Prática: Quinta-feira turmas 03/04

#### Sistema Moodle:

- Importante: Os discentes devem se cadastrar no sistema
   Moodle código de inscrição: cdii2013
- Endereço: http://webclass.din.uem.br



## Metodologia de Ensino

#### Metodologia de Aula:

- Teoria (Conceitos, Exemplos e Exercícios)
- Sugestão: Fazer Resumo da Aula (Individual)
- o Revisão (simplificada) da aula anterior no início de cada aula
- o Tarefas de revisão, trabalhos e comunicações via Sistema Moodle

#### Tarefa dos Discentes:

Estudar após cada aula

para não acumular o conteúdo

Observação:

Em caso de dúvidas, não hesite em procurar o docente para saná-las





# Aula de Hoje

- o Introdução à VHDL
  - o Histórico
  - Aspectos Gerais da Linguagem
  - Linguagem de Descrição de Hardware versus
     Linguagens de Programação
  - o Síntese e Simulação de Circuitos com VHDL



#### Breve Histórico ji

- Final de 1960: primeiras linguagens de hardware criadas sob encomenda do Departamento de Defesa dos EUA (DoD);
- 1973: projeto CONLAN (CONsensus LANguage);
- 1981: DoD patrocina encontro de especialistas para discutir métodos para projeto de CIs;
- 1983: relatório final do CONLAN, definição dos requisitos e desenvolvimento da linguagem, bem como de ferramentas, e a linguagem ADA;
- 1983: DoD inicia programa VHSIC (participação da IBM, Intermetrics e Texas Instruments para melhorar desenvolvimento da linguagem e ferramentas);
- 1986: a Intermetrics desenvolve compilador e simulador; criado um grupo de padronização da IEEE para VHDL;
- 1987: Padrão IEEE 1076-1987 ou VHDL-87 (primeiro padrão industrial);
- 1988: primeiros softwares são comercializados;



#### Slide 18

j1

Livros: João e Nelson, D´Amore Apostilas: David Déharbe, Ronaldo Husemann, Universidade Federal de Itajubá, Renato Giacomini jangelo; 13/02/2012

#### Breve Histórico

- 1991: recomeçou-se um novo processo de padronização;
- 1992: modificações propostas foram avaliadas e votadas;
- 1993: um novo padrão é publicado, chamado padrão IEEE 1164-1993 ou VHDL-93 (introduz novos tipos de dados, tal como std\_logic e std\_logic\_vector);
- · 1997: publicado o manual de referência da linguagem;
- 1999: Padrão IEEE 1076.1 ou VHDL-AMS (estende a linguagem para o desenvolvimento de circuitos analógicos);
- 1999: Padrão IEEE 1076.2 (incorpora pacotes para operações de números reais complexos, incluindo ainda os tipos SIGNED e UNSIGNED);
- · 2000: Padrão IEEE 1076-2000 para revisões de bugs;
- 2002: Padrão IEEE 1076-2002 para revisões de bugs;
- 2008: Padrão IEEE 1076-2008 para revisões de bugs.



#### Motivação

- · Anos 60: DoD (Departamento de Defesa dos USA) comprava muitas placas compostas de circuitos integrados de aplicação específica.
  - Cada fabricante possuía seu padrão de descrever os circuitos.
  - O problema era que muitos desses fabricantes acabavam falindo ou mudando de ramo de atividade
  - DoD necessitava de uma maneira de garantir a manutenção e reposição dos circuitos.
- · Era necessário criar uma linguagem padrão para a documentação da estrutura e funcionamento dos circuitos integrados.
  - Surgiu um trabalho de desenvolvimento de linguagens de descrição de hardware padronizadas.

#### **Motivação**

- Métodos tradicionais de descrição:
- Diagramas lógicos eram desenhados, mostrando todas as portas e conexões entre os módulos existentes no sistema.
- Diagramas lógicos eram desenvolvidos através de expressões.





#### **Motivação**

#### Circuitos mais complexos:

 Difíceis de descrever com equações lógicas

 Difíceis de descrever com diagramas de portas lógicas



#### O que significa HDL?

- Uma linguagem de descrição de hardware descreve o que um sistema faz e como.
  - > Utilização de componentes de circuitos digitais para a descrição de portas, circuitos e sistemas lógicos.
  - > Facilidade na descrição, no projeto e na realização de testes.
  - > Identificação e reavaliação de pontos críticos possibilitando a análise de funcionamento do sistema a ser construído.



#### O que significa HDL?

- · Linguagem para o projeto e descrição de sistemas lógicos digitais.
- Um sistema descrito em linguagem de hardware pode ser implementado em um dispositivo programável (por exemplo, FPGA - Field Programmable Gate Array), permitindo o uso em campo do sistema.
- · Existem dezenas de HDLs:
  - > AHDL, VERILOG, SystemC, Handel-C, SDL, ISP, ABEL, VHDL



#### O que significa VHDL?

- √ Very High Speed Integrated Circuits
- √ Hardware
- ✓ Description
- ✓ Language

Linguagem de descrição de hardware com ênfase em circuitos integrados de altíssima velocidade.



#### Vantagens e Desvantagens da VHDL

#### Vantagens

- Projeto independente da tecnologia;
- > Facilidade na atualização dos projetos;
- > Redução do tempo de projeto e custo;
- > Eliminação de erros de baixo nível;
- > Simplificação da documentação.

#### Desvantagens

- Hardware gerado é menos otimizado;
- > Falta de pessoal treinado para lidar com a linguagem;
- > Simulações geralmente mais lentas que outras implementações.



#### Características da VHDL

- Permite, através de simulação, verificar o comportamento do sistema digital;
- · Permite descrever hardware em diversos níveis de abstração, por exemplo:
  - > Algorítmico ou comportamental.
  - > Transferência entre registradores (RTL).
  - > Estrutural.
- · Favorece projeto "top-down".

Hoje utilizada para SIMULAÇÃO e SÍNTESE.



#### Características da VHDL

- · VHDL é análoga a uma linguagem de programação.
- · Sintaxe em VHDL é similar à sintaxe das linguagens Ada e Pascal.
- VHDL deve ser descrito após a arquitetura, e não a arquitetura após a VHDL.
- · VHDL provê mecanismos para modelar a concorrência e sincronização que ocorrem a nível físico no hardware.
- · O código em VHDL é executado em um simulador, não há um "executável"



#### Características da VHDL

· VHDL <u>não é</u> uma linguagem de programação

|                 | Linguagem de<br>Programação                  | VHDL                                                       |
|-----------------|----------------------------------------------|------------------------------------------------------------|
| Propósito       | Software                                     | Hardware                                                   |
| Entrada         | Texto e Ferramentas Visuais                  |                                                            |
| Desenvolvimento | Compilação e<br>Ligação /<br>Interpretação   | Compilação para<br>Simulação e<br>Síntese para<br>Hardware |
| Depuração       | Execução e<br>Visualização dos<br>Resultados | Simulação e<br>Visuali <i>z</i> ação das<br>Formas de Onda |
| Instruções      | Somente<br>Sequenciais                       | Concorrentes e<br>Sequenciais                              |



#### Características da VHDL

- Síntese a partir de VHDL
  - > Descrições em RTL são 100% sintetizáveis.
  - > Descrições comportamentais depende:
    - √ das construções VHDL utilizadas no código.
    - √ da ferramenta de síntese utilizada.







#### Slide 31

j2 Livro: D'Amore jangelo; 13/02/2012

#### Estrutura Básica de um Código em 13/HDL

Library

Entity

Architecture

Configuration

- · Library (Biblioteca): constantes, pacotes;
- · Entity (Entidade): pinos de entrada e saída;
- · Architecture (Arquitetura): implementações do projeto;
- · Configuration (Configuração): define as arquiteturas que serão utilizadas.



j3 Livros: Joao e D´Amore

Apostilas: todas jangelo; 13/02/2012

#### Estrutura Básica de um Código em VHDL

| LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.all; USE IEEE.STD_LOGIC_UNSIGNED.all; | LIBRARY (PACOTES)             |
|-----------------------------------------------------------------------------|-------------------------------|
| ENTITY exemplo IS  PORT (                                                   | ENTITY (PINOS DE I/O)         |
| ARCHITECTURE teste OF exemplo IS BEGIN END teste;                           | ARCHITECTURE<br>(ARQUITETURA) |



#### Estrutura Básica de um Código em VHDL





#### Conceitos Básicos

#### Diferentes abstrações em VHDL

Descrição Comportamental Descrição RTL
(Register-Transfer
Level) ou Nível de
Transferência entre
Registradores

Descrição Estrutural

Implementação em Nível de Porta Lógica



#### Conceitos Básicos

#### Diferentes abstrações em VHDL



Descreve a função do circuito em termos de suas entradas e saídas, isto é, descreve a operação correta de um circuito a ser projetado, mas não especifica como a função é realmente implementada. A mesma descrição pode resultar em várias implementações.



#### Conceitos Básicos

#### Diferentes abstrações em VHDL

Descrição RTL
(Register-Transfer
Level) ou Nível de
Transferência entre
Registradores

Descrição RTL também é conhecida como Descrição por Fluxo de Dados. Especifica como os dados fluem de um entrada ou registrador para um outro registrador ou saída do circuito através de um circuito combinacional.

É similar à expressão booleana de um circuito.



#### Conceitos Básicos

#### Diferentes abstrações em VHDL





#### Importante

#### Estrutura Básica de um Código em 4/HDL

Library
Entity
Architecture
Configuration

- · Library (Biblioteca): constantes, pacotes;
- · Entity (Entidade): pinos de entrada e saída;
- · Architecture (Arquitetura): implementações do projeto;
- Configuration (Configuração): define as arquiteturas que serão utilizadas.



j4 Livros: Joao e D´Amore

Apostilas: todas jangelo; 13/02/2012

#### Importante

#### Estrutura Básica de um Código em VHDL

```
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.all;
                                                 LIBRARY (PACOTES)
USE IEEE.STD_LOGIC_UNSIGNED.all;
ENTITY exemplo IS
PORT (
        <descrição dos pinos de I/O>
                                                 ENTITY (PINOS DE I/O)
       );
END exemplo;
ARCHITECTURE teste OF exemplo IS
BEGIN
                                                    ARCHITECTURE
                                                    (ARQUITETURA)
END teste;
```



#### **Importante**

#### Estrutura Básica de um Código em VHDL





# Resumo da Aula de Hoje

#### Tópicos mais importantes:

o Noções de Linguagem de Descrição de Hardware



## Próxima da Aula

- o Características de Projeto em VHDL
  - o Principais Características de um Projeto em VHDL
  - o Estrutura de um Projeto em VHDL
  - Modelagem Comportamental
  - Modelagem Estrutural
  - Modelagem por Fluxo de Dados

